芯片是采用以下工作原理來(lái)存儲(chǔ)程序的:
1. 芯片是一種集成電路,由大量的晶體管構(gòu)成。不同的芯片有不同的集成規(guī)模,大到幾億;小到幾十、幾百個(gè)晶體管。
2. 晶體管有兩種狀態(tài),開(kāi)和關(guān),用 1、0 來(lái)表示。
3. 多個(gè)晶體管產(chǎn)生的多個(gè)1與0的信號(hào),這些信號(hào)被設(shè)定成特定的功能(即指令和數(shù)據(jù)),來(lái)表示或處理字母、數(shù)字、顏色和圖形等。
4. 芯片加電以后,首先產(chǎn)生一個(gè)啟動(dòng)指令,來(lái)啟動(dòng)芯片,以后就不斷接受新指令和數(shù)據(jù),來(lái)完成功能。
芯片儲(chǔ)存信息的原理如下:
對(duì)動(dòng)態(tài)存儲(chǔ)器進(jìn)行寫(xiě)入操作時(shí),行地址首先將RAS鎖存于芯片中,然后列地址將CAS鎖存于芯片中,WE有效,寫(xiě)入數(shù)據(jù),則寫(xiě)入的數(shù)據(jù)被存儲(chǔ)于指定的單元中。
對(duì)動(dòng)態(tài)存儲(chǔ)器進(jìn)行讀出操作時(shí),CPU首先輸出RAS鎖存信號(hào),獲得數(shù)據(jù)存儲(chǔ)單元的行地址,然后輸出CAS鎖存信號(hào),獲得數(shù)據(jù)存儲(chǔ)單元的列地址,保持WE=1,便可將已知行列地址的存儲(chǔ)單元中數(shù)據(jù)讀取出來(lái)。
擴(kuò)展資料
主存儲(chǔ)器的兩個(gè)重要技術(shù)指標(biāo):
讀寫(xiě)速度:常常用存儲(chǔ)周期來(lái)度量,存儲(chǔ)周期是連續(xù)啟動(dòng)兩次獨(dú)立的存儲(chǔ)器操作(如讀操作)所必需的時(shí)間間隔。
存儲(chǔ)容量:通常用構(gòu)成存儲(chǔ)器的字節(jié)數(shù)或字?jǐn)?shù)來(lái)計(jì)量。
地址總線用于選擇主存儲(chǔ)器的一個(gè)存儲(chǔ)單元,若地址總線的位數(shù)k,則最大可尋址空間為2k。如k=20,可訪問(wèn)1MB的存儲(chǔ)單元。數(shù)據(jù)總線用于在計(jì)算機(jī)各功能部件之間傳送數(shù)據(jù)??刂瓶偩€用于指明總線的工作周期和本次輸入/輸出完成的時(shí)刻。
主存儲(chǔ)器分類:
按信息保存的長(zhǎng)短分:ROM與RAM。
按生產(chǎn)工藝分:靜態(tài)存儲(chǔ)器與動(dòng)態(tài)存儲(chǔ)器。
靜態(tài)存儲(chǔ)器(SRAM):讀寫(xiě)速度快,生產(chǎn)成本高,多用于容量較小的高速緩沖存儲(chǔ)器。動(dòng)態(tài)存儲(chǔ)器(DRAM):讀寫(xiě)速度較慢,集成度高,生產(chǎn)成本低,多用于容量較大的主存儲(chǔ)器。
聲明:本網(wǎng)站尊重并保護(hù)知識(shí)產(chǎn)權(quán),根據(jù)《信息網(wǎng)絡(luò)傳播權(quán)保護(hù)條例》,如果我們轉(zhuǎn)載的作品侵犯了您的權(quán)利,請(qǐng)?jiān)谝粋€(gè)月內(nèi)通知我們,我們會(huì)及時(shí)刪除。
蜀ICP備2020033479號(hào)-4 Copyright ? 2016 學(xué)習(xí)鳥(niǎo). 頁(yè)面生成時(shí)間:3.009秒